Welcome to the Embedded Systems Laboratory

The Embedded Systems Laboratory (ESL) is part of the Institute of Electrical Engineering at EPFL, and focuses on the definition of system-level multi-objective design methods, optimization methodologies and tools for high-performance embedded systems and nano-scale Multi-Processor System-on-Chip (MPSoC) architectures targeting the Internet-of-Things (IoT) Era. The main research lines within the ESL activities include, but are not restricted to, the following topics:

  • Thermal and reliability exploration frameworks and management approaches for MPSoCs and embedded systems, both at microarchitectural and system level.
  • System-level design and optimization approaches for IoT, with particular emphasis on edge computing and wireless body sensor networks.
  • Exploration of synergies between hardware and software components to exploit design trade-offs (area, performance, power) in MPSoC architectures.
  • New techniques for memory hierarchy optimization, on-chip interconnects and the design of dynamic memory management mechanisms in multimedia SoC platforms. 

 

For more information and videos, please visit our ESL You Tube Channel.

Bienvenue au Laboratoire des Systèmes Embarqués

Le Laboratoire des Systèmes Embarqués (ESL) fait partie de l’Institut d’électricité à l’EPFL, et mènent ses travaux de recherche sur la conception fiable, les methodologies d’optimization et les outils d’exploration au niveau système de systèmes embarqués de haute performance ainsi que les architectures de multi-processeurs system-on-chip (MPSoC) à l’échelle nanoscopique pour l’Internet des objets (IoT). Les principaux axes de recherche dans le cadre des activités du ESL incluent, sans s’y limiter, les domaines suivants:

  • Exploration et gestion du comportement thermique et de la fiabilité de Multi-Processeurs System-on-Chip (MPSoC) et de systèmes embarqués, au niveau micro-architecture et au niveau système.
  • Conception et optimization énergétique pour les objects connectés ou IoT, en particulier pour les réseaux de capteurs corporels sans fil.
  • Exploration des synergies entre les composants matériels et logiciels pour exploiter les compromis de conception des architectures MPSoC (superficie, performance, puissance).
  • Nouvelles techniques d’optimisation de la hiérarchie de mémoires, interconnexions sur puce et des mécanismes de gestion de mémoires dynamiques dans les plateformes multimedia SoC.

 

Pour plus d’informations et vidéos, veuillez visiter notre ESL You Tube Channel.